SPC5643LF2MLQ1 NXP
Disponible
SPC5643LF2MLQ1 NXP
• Doble núcleo e200z4d de alto rendimiento — CPU con tecnología Power Architecture® de 32 bits — Frecuencia de núcleo de hasta 120 MHz — Núcleo de tubería de cinco etapas de doble emisión — Codificación de longitud variable (VLE) — Unidad de gestión de memoria (MMU) — Caché de instrucciones de 4 KB con código de detección de errores — Motor de procesamiento de señales (SPE) • Memoria disponible — 1 MB de memoria flash con ECC — 128 KB de SRAM en chip con ECC — Capacidades RWW integradas para la emulación de EEPROM • Concepto de seguridad innovador SIL3/ASILD: Modo LockStep y protección a prueba de fallos — Esfera de replicación (SoR) para componentes clave (como el núcleo de la CPU, eDMA, conmutador de barra cruzada) — Unidad de control y recopilación de fallos (FCCU) — Unidad de control y comprobación de redundancia (RCCU) en las salidas del SoR conectadas a la FCCU — Autocomprobación integrada en tiempo de arranque para memoria (MBIST) y lógica (LBIST) activada por hardware — Autoprueba incorporada en tiempo de arranque para ADC y memoria flash activada por software — Perro guardián mejorado de seguridad replicado — Temperatura de unión replicada sensor — Interrupción no enmascarable (NMI) — Unidad de protección de memoria (MPU) de 16 regiones — Unidades de supervisión de reloj (CMU) — Unidad de administración de energía (PMU) Hoja de datos del microcontrolador Qorivva MPC5643L — Unidad de verificación de redundancia cíclica (CRC) • Modo paralelo desacoplado para el uso de alto rendimiento de núcleos replicados • Interfaz Nexus Clase 3+ • Interrupciones — Controlador de 16 prioridades replicado — Controlador eDMA de 16 canales replicado • GPIO programables individualmente como entrada, salida o función especial • Tres unidades eTimer de uso general de 6 canales • 2 unidades FlexPWM — Cuatro canales de 16 bits por módulo • Interfaces de comunicación — 2 canales LINFlexD — 3 canales DSPI con generación automática de selección de chip — 2 interfaces FlexCAN (2.0B Active) con 32 objetos de mensaje — Módulo FlexRay (V2.1 Rev. A) con 2 canales, 64 búferes de mensajes y velocidades de datos de hasta 10 Mbit/s • Dos convertidores de analógico a digital (ADC) de 12 bits — 16 canales de entrada — Unidad de disparo cruzado programable (CTU) para sincronizar la conversión de ADC con temporizador y PWM • Generador de onda sinusoidal (D/A con filtro de paso bajo) • Cargador de arranque CAN/UART en chip • Suministro de voltaje único de 3.0 V a 3.6 V • Rango de temperatura ambiente de –40 °C a 125 °C • Rango de temperatura de unión –40 °C a 150 °C
• Doble núcleo e200z4d de alto rendimiento — CPU con tecnología Power Architecture® de 32 bits — Frecuencia de núcleo de hasta 120 MHz — Núcleo de tubería de cinco etapas de doble emisión — Codificación de longitud variable (VLE) — Unidad de gestión de memoria (MMU) — Caché de instrucciones de 4 KB con código de detección de errores — Motor de procesamiento de señales (SPE) • Memoria disponible — 1 MB de memoria flash con ECC — 128 KB de SRAM en chip con ECC — Capacidades RWW integradas para la emulación de EEPROM • Concepto de seguridad innovador SIL3/ASILD: Modo LockStep y protección a prueba de fallos — Esfera de replicación (SoR) para componentes clave (como el núcleo de la CPU, eDMA, conmutador de barra cruzada) — Unidad de control y recopilación de fallos (FCCU) — Unidad de control y comprobación de redundancia (RCCU) en las salidas del SoR conectadas a la FCCU — Autocomprobación integrada en tiempo de arranque para memoria (MBIST) y lógica (LBIST) activada por hardware — Autoprueba incorporada en tiempo de arranque para ADC y memoria flash activada por software — Perro guardián mejorado de seguridad replicado — Temperatura de unión replicada sensor — Interrupción no enmascarable (NMI) — Unidad de protección de memoria (MPU) de 16 regiones — Unidades de supervisión de reloj (CMU) — Unidad de administración de energía (PMU) Hoja de datos del microcontrolador Qorivva MPC5643L — Unidad de verificación de redundancia cíclica (CRC) • Modo paralelo desacoplado para el uso de alto rendimiento de núcleos replicados • Interfaz Nexus Clase 3+ • Interrupciones — Controlador de 16 prioridades replicado — Controlador eDMA de 16 canales replicado • GPIO programables individualmente como entrada, salida o función especial • Tres unidades eTimer de uso general de 6 canales • 2 unidades FlexPWM — Cuatro canales de 16 bits por módulo • Interfaces de comunicación — 2 canales LINFlexD — 3 canales DSPI con generación automática de selección de chip — 2 interfaces FlexCAN (2.0B Active) con 32 objetos de mensaje — Módulo FlexRay (V2.1 Rev. A) con 2 canales, 64 búferes de mensajes y velocidades de datos de hasta 10 Mbit/s • Dos convertidores de analógico a digital (ADC) de 12 bits — 16 canales de entrada — Unidad de disparo cruzado programable (CTU) para sincronizar la conversión de ADC con temporizador y PWM • Generador de onda sinusoidal (D/A con filtro de paso bajo) • Cargador de arranque CAN/UART en chip • Suministro de voltaje único de 3.0 V a 3.6 V • Rango de temperatura ambiente de –40 °C a 125 °C • Rango de temperatura de unión –40 °C a 150 °C
Asegúrese de que su información de contacto sea correcta. Usted El mensaje se enviará directamente al destinatario o destinatarios y no se ser exhibidos públicamente. Nunca distribuiremos ni venderemos su personal información a terceros sin Su permiso expreso.