FS32K148UJT0VMHR NXP
Disponible
FS32K148UJT0VMHR NXP
• Características de funcionamiento
– Rango de voltaje: 2,7 V a 5,5 V
– Rango de temperatura ambiente: -40 °C a 105 °C para el modo HSRUN, de -40 °C a 150 °C para el modo RUN
• Arm™ Cortex-M4F/M0+ core, CPU de 32 bits: admite una frecuencia de hasta 112 MHz (modo HSRUN) con 1,25 Dhrystone MIPS por MHz
– Núcleo de brazo basado en la arquitectura Armv7 y Thumb-2® ISA
– Procesador de señal digital (DSP) integrado
– Controlador de interrupción vectorial anidado configurable (NVIC)
– Unidad de punto flotante de precisión simple (FPU)
• Interfaces de reloj
– Oscilador externo rápido (SOSC) de 4 a 40 MHz con reloj de entrada cuadrada externo de CC de hasta 50 MHz en modo de reloj externo
– Oscilador RC interno rápido de 48 MHz (FIRC)
– Oscilador RC interno lento de 8 MHz (SIRC)
– Oscilador de baja potencia (LPO) de 128 kHz
– Bucle de bloqueo en fase del sistema (SPLL) de hasta 112 MHz (HSRUN)
– Hasta 20 MHz TCLK y 25 MHz SWD_CLK
– Reloj externo del contador en tiempo real de 32 kHz (RTC_CLKIN)
•Gestión de energía
– Núcleo Arm Cortex-M4F/M0+ de baja potencia con excelente eficiencia energética
– Controlador de administración de energía (PMC) con múltiples modos de energía: HSRUN, RUN, STOP, VLPR y VLPS. Nota: Las escrituras/borrado de CSEc (Seguridad) o EEPROM activarán indicadores de error en el modo HSRUN (112 MHz) porque este caso de uso no puede ejecutarse simultáneamente. El dispositivo deberá cambiar al modo RUN (80 MHz) para ejecutar escrituras/borrados de CSEc (seguridad) o EEPROM.
– Activación de reloj y operación de baja potencia compatible con periféricos específicos.
• Memoria e interfaces de memoria
– Hasta 2 MB de memoria flash de programa con ECC
– 64 KB FlexNVM para memoria flash de datos con emulación ECC y EEPROM. Nota: Las escrituras/borrado de CSEc (Seguridad) o EEPROM activarán indicadores de error en el modo HSRUN (112 MHz) porque este caso de uso no puede ejecutarse simultáneamente. El dispositivo deberá cambiar al modo RUN (80 MHz) para ejecutar escrituras/borrados de CSEc (seguridad) o EEPROM.
– Hasta 256 KB de SRAM con ECC
– Hasta 4 KB de FlexRAM para su uso como emulación SRAM o EEPROM
– Caché de código de hasta 4 KB para minimizar el impacto en el rendimiento de las latencias de acceso a la memoria
– QuadSPI con soporte HyperBus™
• Analógico de señal mixta
– Hasta dos convertidores de analógico a digital (ADC) de 12 bits con hasta 32 entradas analógicas de canal por módulo
– Un comparador analógico (CMP) con convertidor digital a analógico (DAC) interno de 8 bits
• Funcionalidad de depuración
– Combina el puerto de depuración JTAG SERIAL WIRE (SWJ-DP)
– Depurar punto de observación y rastreo (DWT)
– Macrocelda de traza de instrumentación (ITM)
– Unidad de interfaz de puerto de prueba (TPIU)
– Unidad de parches y puntos de interrupción (FPB) de Flash
• Interfaz hombre-máquina (HMI)
– Hasta 156 pines GPIO con función de interrupción
– Interrupción no enmascarable (NMI)
• Características de funcionamiento
– Rango de voltaje: 2,7 V a 5,5 V
– Rango de temperatura ambiente: -40 °C a 105 °C para el modo HSRUN, de -40 °C a 150 °C para el modo RUN
• Arm™ Cortex-M4F/M0+ core, CPU de 32 bits: admite una frecuencia de hasta 112 MHz (modo HSRUN) con 1,25 Dhrystone MIPS por MHz
– Núcleo de brazo basado en la arquitectura Armv7 y Thumb-2® ISA
– Procesador de señal digital (DSP) integrado
– Controlador de interrupción vectorial anidado configurable (NVIC)
– Unidad de punto flotante de precisión simple (FPU)
• Interfaces de reloj
– Oscilador externo rápido (SOSC) de 4 a 40 MHz con reloj de entrada cuadrada externo de CC de hasta 50 MHz en modo de reloj externo
– Oscilador RC interno rápido de 48 MHz (FIRC)
– Oscilador RC interno lento de 8 MHz (SIRC)
– Oscilador de baja potencia (LPO) de 128 kHz
– Bucle de bloqueo en fase del sistema (SPLL) de hasta 112 MHz (HSRUN)
– Hasta 20 MHz TCLK y 25 MHz SWD_CLK
– Reloj externo del contador en tiempo real de 32 kHz (RTC_CLKIN)
•Gestión de energía
– Núcleo Arm Cortex-M4F/M0+ de baja potencia con excelente eficiencia energética
– Controlador de administración de energía (PMC) con múltiples modos de energía: HSRUN, RUN, STOP, VLPR y VLPS. Nota: Las escrituras/borrado de CSEc (Seguridad) o EEPROM activarán indicadores de error en el modo HSRUN (112 MHz) porque este caso de uso no puede ejecutarse simultáneamente. El dispositivo deberá cambiar al modo RUN (80 MHz) para ejecutar escrituras/borrados de CSEc (seguridad) o EEPROM.
– Activación de reloj y operación de baja potencia compatible con periféricos específicos.
• Memoria e interfaces de memoria
– Hasta 2 MB de memoria flash de programa con ECC
– 64 KB FlexNVM para memoria flash de datos con emulación ECC y EEPROM. Nota: Las escrituras/borrado de CSEc (Seguridad) o EEPROM activarán indicadores de error en el modo HSRUN (112 MHz) porque este caso de uso no puede ejecutarse simultáneamente. El dispositivo deberá cambiar al modo RUN (80 MHz) para ejecutar escrituras/borrados de CSEc (seguridad) o EEPROM.
– Hasta 256 KB de SRAM con ECC
– Hasta 4 KB de FlexRAM para su uso como emulación SRAM o EEPROM
– Caché de código de hasta 4 KB para minimizar el impacto en el rendimiento de las latencias de acceso a la memoria
– QuadSPI con soporte HyperBus™
• Analógico de señal mixta
– Hasta dos convertidores de analógico a digital (ADC) de 12 bits con hasta 32 entradas analógicas de canal por módulo
– Un comparador analógico (CMP) con convertidor digital a analógico (DAC) interno de 8 bits
• Funcionalidad de depuración
– Combina el puerto de depuración JTAG SERIAL WIRE (SWJ-DP)
– Depurar punto de observación y rastreo (DWT)
– Macrocelda de traza de instrumentación (ITM)
– Unidad de interfaz de puerto de prueba (TPIU)
– Unidad de parches y puntos de interrupción (FPB) de Flash
• Interfaz hombre-máquina (HMI)
– Hasta 156 pines GPIO con función de interrupción
– Interrupción no enmascarable (NMI)
Asegúrese de que su información de contacto sea correcta. Usted El mensaje se enviará directamente al destinatario o destinatarios y no se ser exhibidos públicamente. Nunca distribuiremos ni venderemos su personal información a terceros sin Su permiso expreso.